您现在的位置:首页 > 技术资料 | ![]() |
新型数字化可编程频率合成器DDS 随着数字技术的飞速发展,使频率合成技术也跃上了一个新的台阶。传统的频率合成器,通常从一排晶体振荡器产生的各种频率通过开关进行频率混合,或者采用锁相(PLL)技术实现频率合成。如在20世纪80年代初研制使用的频率合成器即是PLL技术,其原理如图1所示。
该合成器是由程序分频器、鉴相器及压控振荡器3大部分组成,从晶振束的100kHz标准信号经100分频后得1 kHz的基准频率fR,压控振荡频率f1通过程序分频得到频率fM,fM和fR同时加到鉴相器进行比较。只有当fR和fM完全同频同相时,环路平衡被锁定,即fR=fM。可见,当环路锁定时,压控振荡器的输出频率完全决定于程序分频器的分频比,即f1=M·fR,只要改变分频比M,便可使f1改变,从而得到所需的各个频率点。在此合成器中,从2.5~4.2MHz频段内,产生43个频率点。 使用PLL技术实现的频率合成器在性能上较之RC,LC振荡源有很大提高,但外围电路复杂,且受外界干扰,分辨率难以提高,其他指标也不理想。近年来,数字化可编程频率合成器(简称DDS)的出现,使频率合成技术大大地前进了一步。1996年推出的DDS9850频率分辨率为0.029 l Hz,频率准确度可控制到,噪音电平-70 dB以下,谐波失真衰减4 x 109≥55 dB,先进的CMOS工艺不仅使AD9850性能一流,而且功耗小,在3.3V供电时,仅为155mW,其基本结构框图如图2所示。
图2中正弦查询表是一个可编程存储器(PROM),存有一个或多个完整周期的正弦波数据,在时钟Fc的驱动下,地址计数器逐步经过PROM,地址中相应的数字信号输入到N位数模转换器(DAC)的输入端,DAC输出模拟信号,经低通滤波器(LPF),可得到一个频谱纯净的正弦波。 系统的核心是相位累加器,他由1个加法器和1个N位相位寄存器组成,一般为24~32位,每束一个时钟Fc相位寄存器以步长M增加。相位寄存器的输出与相位控制字相加,然后输入到正弦查询表地址上,正弦查询表包含一个周期正弦波的数字幅度信息,每个地址对应正弦波中0°~360°范围的一个相位点。查询表把输入的地址相位信息映射成正弦波幅度信号,驱动DAC输出模拟量。
他采用32位相位累加器,截断成14位,输入正弦查询表,查询表输出截断成10位输入到DAC。DAC输出2个互补的模拟电流接到滤波器上,外接1个电阻RSET调节DAC满量程输出电流,其调节关系是ISET=32(1.248 V/RSET),满量程电流为10-20 mA。DDS9850内部有高速比较器接到DAC滤波输出端,就可直接输出一个抖动很小的脉冲序列,此脉冲输出可用作ADC器件的采样时钟。DDS9850用5位断据字节控制相位,允许相位按增量180°, 90°,45°,22.5°,11.25°移动或进行组合。
由于DDS9850外围设计简单,控制方便,并且输出信号纯净,几乎不含噪声,非常适合精确频率合成方面的应用。在实际使用中,数字化可编程频率合成器DDS9850还可应用于信号发生器、扫频仪或通讯载波领域中。
|